电路实训心得体会
当我们经过反思,有了新的启发时,可用写心得体会的方式将其记录下来,这样我们可以养成良好的总结方法。那么你知道心得体会如何写吗?下面是小编精心整理的电路实训心得体会,仅供参考,希望能够帮助到大家。
不过,好在我不是一个人在战斗,在我们20xx级电气10班所有同学的相互帮助和相互鼓励下,我们克服了许多困难,也解决了不少问题。
从这前后加起来相当于9天的电工电子实习中,我所学到和收获的,不仅仅是收音机的工作原理和架构组成,还有如何分析处理解决问题的方法和能力,当然,我所在的班级也在这次的实习过程中也变得更加团结和友爱了。
在整个实习过程中,我感受颇深,从简单的焊接,到最后复杂的组装,使我从中了解到学习和实践是相互统一和相互依存的,少了哪一样,都不可能成功做好一个收音机。
课程虽然结束了,但学海无涯,知识的海洋浩瀚无边,我需要学习的还有很多。
电子原件的魅力才在我的世界刚刚开始,只有继续以电子实习的感受和经验为基础,渐渐学习总结下去,才能使自己得到更多的提高
对于这次实习,我获得的心得体会大致总结如下:
1、我对电子技术有了更直接的认识,对放大和整流电路也有了更全面的了解,虽然曾经也自己拆装过简单的单管收音机,但与这次的相比,无论从原理还是实际操作上来讲都是不能相比的。
2、对焊接程序也有了更清晰的认识,也更熟悉了焊接的方法技巧。
3、对问题的分析处理能力有了很大的进步,由于一开始的盲目行动,我犯了很多低级的错误,比如一开始居然把元件焊在了印制板的反面,先焊了集成块等等。
随着实习的进行,我深刻体会到了事前分析规划的重要性,相信这是没有进行过这种实践活动的人所体会不到的。
4、对电子产品的调试纠错有了更多的'经验。
我的收音机制作真的可谓命途多舛,从第一次接通电源它一点反应都没有,到最后可以收听多个频道的广播,我进行了多天的调试和纠错,在仔细检查每一个焊点,分析电路板的接线后,最终才完美解决了问题。
5、对团队合作的意识培养起到了很大的帮助,虽然抓烙铁的是一只手,可是后面有许多个头脑在指挥和支持着,大家一起分析电路图,一起解决我们面前的每一个难题。
也使班上同学之间的友谊更加深刻,班级更加团结了!
数字电路又可称为逻辑电路,通过与(&;),或(>=1),非(o),异或(=1),同或(=)等门电路来实现逻辑。
逻辑电路又可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是指在某一时刻的输出状态仅仅取决于在该时刻的输入状态,而与电路过去的状态无关。
TTL和CMOS电路:TTL是晶体管输入晶体管输出逻辑的缩写,它用的电源为5V。CMOS电路是由PMOS管和NMOS管(源极一般接地)组合而成,电源电压范围较广,从1。2V—18V都可以。
CMOS的推挽输出:输出高电平时N管截止,P管导通;输出低电平时N管导通,P管截止。输出电阻小,因此驱动能力强。
CMOS门的漏极开路式:去掉P管,输出端可以直接接在一起实现线与功能。如果用CMOS管直接接在一起,那么当一个输出高电平,一个输出低电平时,P管和N管同时导通,电流很大,可能烧毁管子。单一的管子导通,只是沟道的导通,电流小,如果两个管子都导通,则形成电流回路,电流大。
输入输出高阻:在P1和N1管的漏极再加一个P2管和N2管,,当要配置成高阻时,使得P2和N2管都不导通,从而实现高阻状态。
静态电流:输入无状态反转(高低电平变换)情况下的电流。
动态电流:电路在逻辑状态切换过程中产生的功耗,包括瞬间导通功耗和负载电容充放电功耗两部分。门电路的上升边沿和下降边沿是不可避免的,因此在输入电压由高到低或由低变高的过程中到达Vt附近时,两管同时导通产生尖峰电流。该损耗取决于输入波形的好坏(CMOS工艺),电源电压的大小和输入信号的重复频率。电路的负载电容的充放电也是很大的一部分。
ESD保护:Electro—Staticdischarge, 静电放电。
输入输出缓冲器:是缓冲器,不是缓存器,就是一个CMOS门电路。输入缓冲器的作用主要是1,TTL/CMOS电平转换接口;2,过滤外部输入信号噪声。输出缓冲器的作用是增加驱动能力。
配成输入模式不一定比输出模式更省电:输入模式时输入缓冲器会打开,而输出模式时输出缓冲器会打开。
TESEO上GPIO数据寄存器读写的注意点:
配置成普通GPIO时,如果配置成输出口,那么写数据寄存器会直接输出该电平,读数据寄存器实际就是读锁存器中最后一次被写入的值。如果被配置成输入口,并且上下拉使能的话,那么写数据寄存器就是配置上下拉电阻,而读数据寄存器就是读输入引脚的缓冲器,返回的是该引脚的当前电平状况。有些平台会有专门的状态寄存器,无论当前引脚被配置成输入还是输出,读该专门的状态寄存器都返回该引脚的当前电平状况。
引脚的BOOT state是指在上电重启或硬重启时引脚的状态,reset release之后的状态为reset state,reset state和state有可能不一样。TESEO的UART0_TX为boot1,该引脚的信号在上电重启或硬重启时会被锁存,以备reset release时给default register map用。
IO的电源电压配置:IO引脚归属于不同IOring,不同的IO ring可以被输入不同的电压。CPU在判决IO的逻辑电平时会和IO ring的电平(乘以高低电平的系数)作比较。
数字电路中的摆幅:输入摆幅和输出摆幅。输入摆幅指的是最低输入高电平和最高输入低电平的差值,输出摆幅指的是最低输出高电平和最高输出低电平之间的差值,TTL的摆幅偏小。
在时序逻辑电路里,如果输入的时钟停止,那么整个电路的功耗很低,原因是时序逻辑电路里的很多小单元的输出是由时钟驱动的,时钟停止,基本就是高阻态。如果将整个模块的电断了,那么就会更加省电。
串口通信电路,如果将其关掉,一般RX线上会是低电平,如果检测到高电平,就会产生中断,这个时候就可以重启开启串口,但是第一个字节由于不在串口寄存器里面,因此,数据会丢失。
文档为doc格式